在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1860|回复: 3

[求助] 40MHz采样频率的pipeline adc用考虑jitter的影响吗

[复制链接]
发表于 2014-3-3 17:15:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 reghit 于 2014-3-3 17:19 编辑

各位大侠,小弟在设计一个10bit,40MHz的采样频率的pipeline adc,测试发现在20MHz的时候,输入信号是1MHz,有效位可以达到9.1bits,但是随着采样频率的升高,动态特性急剧下降,达到30MHz时就会减小到8bit左右,我看主要是三次、四次、五次谐波较大,大约350uV,请问各位大侠,在高于20Mhz的采样频率,是否要特别关注jitter的影响,或者说,在电路中加入什么电路可以改善一下时钟的性能,更或者我可以从哪些方面去改善我的动态特性,谢谢各位!
发表于 2014-3-4 03:08:55 | 显示全部楼层
这个显然不是clock jitter的问题
发表于 2014-3-4 08:09:24 | 显示全部楼层
OTA?
 楼主| 发表于 2014-3-4 09:16:15 | 显示全部楼层
回复 2# hezudao


    那其他方面我要从哪里入手那,请大侠指点,谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 20:45 , Processed in 0.024296 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表