在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2874|回复: 7

[求助] 怎样处理加封装模型后仿真出现的ring?

[复制链接]
发表于 2013-11-6 23:16:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
发现加decouple cap的作用很小啊,几十个皮法几乎没有效果,各位怎么处理的?
发表于 2013-11-6 23:22:46 | 显示全部楼层
减小电流变化速率
发表于 2013-11-6 23:23:45 | 显示全部楼层
或者用RLC去耦,这个比较高端,你应该用不到
 楼主| 发表于 2013-11-6 23:49:34 | 显示全部楼层
第一条等于降频,不太可能了,第二条详细说说,谢谢,喜欢高端
发表于 2013-11-7 00:58:23 | 显示全部楼层
加多大的decouple电容,最后ring多大,关键要看你的是什么电路,对ring敏不敏感,单纯的想把ring弄得很小,容易过设计
 楼主| 发表于 2013-11-7 10:00:44 | 显示全部楼层
回复 5# could5


   你好,是一个12位的sar,想用外部输入ref,故ref需要很小的ring,另外发现模拟电路的电源上的ring也会影响到ref,所以除非把他们都缩小到0.2mv(一个lsb),当然不可能一直这么小,只要最后几个cycle能达到就可以
发表于 2013-11-7 10:49:50 | 显示全部楼层
回复 6# adcer


    不需要关心ref ring的绝对值,考虑ref和参考地之间相对的ring,ref和参考地之间加decap,ref相对参考地之间的ring足够小就Ok了。
 楼主| 发表于 2013-11-7 12:06:25 | 显示全部楼层
回复 7# kboost


   你好,可是仿真发现模拟电源地之间的ring也会对参考和参考地之间的差分ring造成明显影响,这样正常吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-20 13:06 , Processed in 0.032629 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表