在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4745|回复: 6

[求助] TSMC 90nm low power 工艺约束

[复制链接]
发表于 2013-9-17 09:40:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
坛子里有高人给点指导:最近公司有个项目要用TSMC 90nm low power 工艺,我是做综合的,请问这个工艺下端口的input和output delay大概占时钟周期的多少?
 楼主| 发表于 2013-9-24 11:43:39 | 显示全部楼层
求有经验的朋友给点指导
发表于 2013-10-8 20:46:23 | 显示全部楼层
端口?要看驱动该端口的组合逻辑延时吧~ 输出类似~ 如果是pad延时的话不太了解~
 楼主| 发表于 2013-10-9 14:49:13 | 显示全部楼层
回复 3# greenwindstudio


    我说的端口是指RTL模块的输入输出端口,不是pad的输入输出时延。我是做综合的么,采用的是bottom-up的综合方式,这个logic的input delay和output delay会影响顶层的综合,朋友这个有经验么,给点建议。
发表于 2013-10-10 06:05:10 | 显示全部楼层
where is the love??
发表于 2014-7-19 19:24:00 | 显示全部楼层
发表于 2014-7-21 08:48:54 | 显示全部楼层
70%  clk period 即可,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 08:25 , Processed in 0.028009 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表