在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3603|回复: 15

[求助] 芯片输出方波形变凝问

[复制链接]
发表于 2013-4-1 18:35:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
根据设计,信号输出应为两路方波信号。但从实际流片测试结果看到,输出的方波信号分别在正半周和负半周出现阶跃。如图示: 130401_172321.png 请问这是什么原因?谢谢!
发表于 2013-4-1 21:05:14 | 显示全部楼层
你是不是做的比较器?
用的什么结构?
用高速模式查看,带余辉显示。
你会看到这个step其实是快速跳动的信号得到的平均值。

我也正在研究如何解决这个问题。
 楼主| 发表于 2013-4-2 09:44:53 | 显示全部楼层
回复 2# hszgl


    里面是个OSC,OSC的输出通过反相器(VDD=1.8V)再接到(3.3V)数字域IO输出(频率在20MHz左右)。
发表于 2013-4-2 09:51:42 | 显示全部楼层
回复 1# 坚强


  你的level shift是什么结构?
 楼主| 发表于 2013-4-2 09:58:31 | 显示全部楼层
回复 4# sgcseu


    里面没有level shift,分别给芯片提供了两个电源(1.8V,3.3V)。1.8V通过IO给Analog Domain和core提供电源电压,DigitalDomain电源电压是3.3V。
发表于 2013-4-2 10:46:14 | 显示全部楼层
是高低电压接口问题。
这个是高低电压不同引起的,你可以试试都给1.8V或2.0V试试,如果这个现象消失了可以直接证明是电压接口问题。。。
顺便说一句,这么低级的错误也敢去流片。。你们钱和时间真多啊!:)
发表于 2013-4-2 11:05:30 | 显示全部楼层
没有level shift?
发表于 2013-4-2 12:08:19 | 显示全部楼层



也许并不是这个原因,这是个典型的180nm工艺,
1.8V是core power, 3.3V是I/O power,如果楼主用的是foundry提供的digital I/O
那么并不需要level shift,因为I/O内部已经有level shift
发表于 2013-4-2 12:25:01 | 显示全部楼层
回复 1# 坚强

我看这个波形怎么跟传输线近端的波形很相似呢
比如一个inverter drive cable,cable 远端开路,近端就是这个形状
你的testbench是怎么样的,测试是怎么做的,探头是高阻的还是50ohm的
具体问题具体分析,光贴个波形让大家猜谜啊
 楼主| 发表于 2013-4-2 23:39:58 | 显示全部楼层
回复 8# fuyibin


    是的,采用的180nm工艺,I/O用的是foundry提供的Standard Digital  I/O。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 13:30 , Processed in 0.049787 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表