在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8647|回复: 6

[求助] Sansen书中的一个轨到轨电路,怎么看都觉得是错的,求指教。

[复制链接]
发表于 2013-2-3 11:54:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

书上P221页的轨到轨电路,VDDext来产生VDD内部电压1.3V,图中我把稳压部分圈出来了,可是这是正反馈电路呀,
VDD处断开,VDD上升,MA的gate处上升,MP的gate下降,VDD又会上升,这不是正反馈吗?怎么成稳压电路了,求论坛大侠指教呀。
2013-02-03 11-48-30_Adobe Acrobat Professional - [Chapter08.png
发表于 2013-2-3 17:16:28 | 显示全部楼层
这个电路稍微有点意思,反馈环路不只是右边那个圈里哦,你最主要的疏忽是VDD上升,MA的gate不一定是上升的,因为下拉也会变强,当P型差分对的微电流源的VDS>Vdsat的时候,VDD的上升将导致MA的gate下降,所以实际上还是负反馈;整个电路的左侧也是很重要的反馈环路一部分,不能只看右边的,左半侧的保证的是4个差分对管的gate电压等于Vdsatn+Vgsn,右半边蓝色的保证这个电压到VDD为Vgsp+Vdsatp,希望对你有帮助
 楼主| 发表于 2013-2-4 10:19:57 | 显示全部楼层
回复 2# 银色子弹


   不明白为何MA的gate会下降,如果VDD上升,PMOS对下面是current mirror呀,MA的gate应该是随电流镜的gate相同变化的,为何会下降呀?能再讲清楚点吗,谢谢还有就是左边的电路将VDD固定在1.3V左右,那么为何电流源的VDS是VDSAT,比VDSAT大一些问题又出在哪里呢?
发表于 2013-2-4 14:52:43 | 显示全部楼层
我怎么觉得VDD上升的调节作用比VDD下降的调节作用弱很多呢?
望大神来看看
发表于 2013-2-4 22:07:04 | 显示全部楼层
回复 3# flyawayfc

书上这个图前面的部分提到了bias是不变的,由VDD_EXT产生的并且Ibp和Ibn相等,那么当VDD上升的时候,电流源P管的gate电压跟着上升保持Ibp恒定,所以MA的gate端的上拉其实是基本不变的;但是下拉会由于VDD的上升而增大,原因就是下拉是电流镜像过来的,VDD上升将使得P型差分对的尾电流源管子的vds增大(左边的电路把4输入管的gate嵌位在Vdsatn+Vgsn),导致这一路的电流增大,那么MA就会因此而下降
发表于 2013-2-5 22:55:59 | 显示全部楼层
  大家都寂寞
 楼主| 发表于 2013-2-6 12:39:18 | 显示全部楼层
回复 5# 银色子弹


    mirror.jpg
非常感谢您的解答,但是我还是不明白,见附件的图,我把PMOS输入对省略了,VDD上升,VB会上升的,M1的gate也会上升,但是此电路是current mirror,那么M2的drain端和M1的drain必然是相同变化的,M1和M2的gate和drain相同的。那么M2不是一定会上升的呀。。。。我错在哪里呀?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 12:05 , Processed in 0.032219 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表