在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9640|回复: 25

[原创] 高速走线通过“开槽的参考平面”问题

[复制链接]
发表于 2012-12-2 11:40:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
emc-1.jpg
发表于 2012-12-6 17:21:53 | 显示全部楼层
我刚开始接触信号完整性方面的知识,像楼主说的问题,加上电容之后,回流的信号会是从电容一段到另一端,是么,那这种电容一般选多大呢
发表于 2012-12-7 14:55:50 | 显示全部楼层
这种分享不错。不过有几个意见和疑问:
1。估计这不是量产的板,所以加上电容不用考虑对成本的影响?
2。在两块参考面上加上耦合电容,会不会增强其它的信号串扰?
3。EMC水平的改善,即辐射阻抗的降低,是否可以通过走线本身去改善?
发表于 2012-12-22 18:51:09 | 显示全部楼层
跟着学习、、
发表于 2012-12-27 09:55:12 | 显示全部楼层
我觉得最好是改走线,要随便就加器件,这种做法是不成熟的表现,会增加成本
发表于 2012-12-28 10:25:17 | 显示全部楼层
元件的话,能省则省。
发表于 2013-1-9 13:52:08 | 显示全部楼层
不错的分析,学习一下,谢谢
发表于 2013-1-18 23:00:54 | 显示全部楼层
不错的例子,学习下。
发表于 2013-1-20 14:14:44 | 显示全部楼层
学习学习啊。
发表于 2013-2-21 12:08:26 | 显示全部楼层
除非是实在没办法,不然不会这样走线、
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 04:35 , Processed in 0.030309 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表