在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5809|回复: 2

[求助] HspiceD中Verilog器件仿真

[复制链接]
发表于 2012-11-3 16:10:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

小弟用veriloga写了一个10ADC,用spectrum仿真,输入正弦模拟信号,可以正常得到正弦数字输出。但是,用HspiceD仿真时,报错提醒:“ERROR: Netlister: unableto descend into any of the views defined in the view list: ‘hspiceD spicecoms_sch cmos.sch schematic’ for instance I1 in cell testinput2,其中I1为电路中的Verilog ADC。通过查阅资料和论坛上的建议,知道了要在网表里面加入.hdl命令将Verilog器件调用在HspiceD中,但是通过simulation-netlist-creat无法产生网表,请问各位有经验的朋友,怎么把.hdladc_10bit_ideal写在HspiceD网表中,真心跪求!

发表于 2012-11-3 16:48:41 | 显示全部楼层
please upload it
 楼主| 发表于 2012-11-3 17:44:15 | 显示全部楼层
回复 2# hi_china59
这个仿真环境里面在哪里找upload啊?
无标题.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 06:45 , Processed in 0.017494 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表