在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 3399|回复: 4

[求助] FPGA的3.3V输出可以控制AD5541吗?

[复制链接]
发表于 2012-7-14 09:32:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

                               
登录/注册后可看大图
AD5541为ADI公司的16位DAC,这芯片是5V供电,而FPGA最高为3.3V输出。
那这样可以直接用FPGA产生的时序去控制AD5541吗?求解。。。
发表于 2012-7-15 10:14:55 | 显示全部楼层
可以,5VTTL逻辑下, 3V及以上被识别为高电平
发表于 2012-7-17 04:36:16 | 显示全部楼层
尽管理论上逻辑电平可以识别,但是容限很小,容易受干扰产生误码。所以一般需要做电平转换的.
 楼主| 发表于 2012-7-28 09:12:15 | 显示全部楼层
我试了下,可以的,好像没怎么误码
发表于 2012-9-5 08:07:07 | 显示全部楼层
控制信号可以这么干,但是去FPGA的信号就得加电平转换了,还有有没有采样出错的,本次采样受上一个采样的影响,连续才俩次就没影响,我这边好像每次采到的都是上一次的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 02:57 , Processed in 0.039246 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表