马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本文档探讨了通用串行总线(USB)系统原理图设计的若干指导方针。
背景 在 USB 设计中,时钟频率提供了主要的信号源。USB 差分 DP/DM 对可工作于 480Mbps的高速模式,系统时钟可工作于 12 MHz、48 MHz 及 60 MHz。由于 USB 电缆扮演了单极天线的角色,因此必须小心设计以防止 RF 电流耦合至缆线上。 设计 USB 板载时,最关注的信号有: 1、器件接口信号:时钟及其他信号/数据,通过走线在器件与 PCB 之间传输。 2、缆线输入/输出供电:USB 连接器插槽的引脚 1(VBUS)可能被严重滤波,仅可通过低于 100 KHz的低频信号。USB 插槽的引脚 4(模拟地)必须能够返还(return)数据传输期间的电流,且必须进行基本的滤波。 3、通过缆线、DP 及 DM 输出出的差分双铰线对信号:依据数据传输率的不同,这些器件的终端引脚上可给出带 240MHz (高速)、6MHz (全速)、750kHz (低速)基频的信号。 4、外部晶振电路(器件终端引脚 XI 及 X0):12MHz、19.2MHz、24MHz、48MHz 基频。如果使用外接晶体作为参考时钟,强烈推荐采用 24MHz 及 更高基频的晶振。
详情点击 |