在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1500|回复: 0

[解决] USB 2.0 板载设计及布线指南

[复制链接]
发表于 2012-6-20 13:48:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

本文档探讨了通用串行总线(USB)系统原理图设计的若干指导方针。




背景

在 USB 设计中,时钟频率提供了主要的信号源。USB 差分 DP/DM 对可工作于 480Mbps的高速模式,系统时钟可工作于 12

MHz、48 MHz 及 60 MHz。由于 USB 电缆扮演了单极天线的角色,因此必须小心设计以防止 RF 电流耦合至缆线上。

设计 USB 板载时,最关注的信号有:

1、器件接口信号:时钟及其他信号/数据,通过走线在器件与 PCB 之间传输。

2、缆线输入/输出供电:USB 连接器插槽的引脚 1(VBUS)可能被严重滤波,仅可通过低于 100 KHz的低频信号。USB 插槽的引脚

4(模拟地)必须能够返还(return)数据传输期间的电流,且必须进行基本的滤波。

3、通过缆线、DP 及 DM 输出出的差分双铰线对信号:依据数据传输率的不同,这些器件的终端引脚上可给出带 240MHz (高速)、6MHz (全速)、750kHz (低速)基频的信号。

4、外部晶振电路(器件终端引脚 XI 及 X0):12MHz、19.2MHz、24MHz、48MHz 基频。如果使用外接晶体作为参考时钟,强烈推荐采用 24MHz 及 更高基频的晶振。


详情点击

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-29 01:50 , Processed in 0.092468 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表