在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!) 创芯人才网--重磅上线啦!
查看: 3820|回复: 3

[原创] 求多核DSP数据处理部分设计建议

[复制链接]
发表于 2012-3-18 01:29:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cjsb37 于 2013-4-29 08:57 编辑

多核DSP核间的数据通信,有一个部件专门用来执行cores之间传递数据的处理任务,疑惑是该部件在接收core的数据和向core转发数据时,该部件和cores如何相连,是采用直接和每个core相连得方式还是采用公共存储的方式相连,哪种跟好点,比如说传输速率、占用资源等方面的对比。我个人比较偏向采用公共存储的方式,就是考虑可能会占用更多的资源,所以现在不知道采用哪个方案。





发表于 2012-3-18 20:37:01 | 显示全部楼层
松耦合和紧耦合的差别吧,看你任务需求\器件的选型选择合适的方式;
 楼主| 发表于 2012-3-19 22:42:31 | 显示全部楼层
回复 2# philoman_return


   没有什么器件选用一说,所有的东西都我们自己搞,就是看选用哪种性能速度更快,前提是面积相差不大的情况下。
发表于 2012-3-20 10:02:54 | 显示全部楼层
看明白了,原来你是问处理器的设计,这个俺们就不懂啦,你不妨研究下ADI/TI/PPC的这些成熟处理器体系结构;国内搞DSP的不多,汉芯被咔嚓了,“魂芯一号”不知道实际效果如何;
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-21 01:30 , Processed in 0.029565 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表