在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 8500|回复: 17

[资料] mini-LVDS Interface Specification (TI)

[复制链接]
发表于 2011-12-13 17:27:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
ABSTRACT
The trend towards higher and higher resolutions in flat panel displays, particularly LCD
panels, is pushing the capabilities of conventional interfaces towards display drivers to the
limit. The aggregate bandwidth requirement for state-of-the art displays (e.g. UXGA and
QXGA) is already in the range of 5 Gbps and will increase. This necessitates a large number
of connections between the timing controller and the display drivers, with the result being that
the interconnect becomes the bottleneck in further reduction of display size. EMI generation
by this wide interconnect is another problem. The conventional parallel CMOS interface,
which has served well for low resolution displays in the past, is no longer a viable solution for
today’s displays.
The mini-LVDS is a high speed serial interface that solves these problems. This specification
describes the electrical and logical features of this interface. The mini-LVDS offers a low EMI,
high bandwidth interface towards display drivers, which is particularly well-suited for TFT
LCD panel column drivers.


Contents
1 Scope . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
2 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
3 DC Electrical Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
3.1 Transmission Line Impedance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
3.2 Termination . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
3.3 mini-LVDS Transmitter Output-Signal Levels . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
3.4 mini-LVDS Receiver Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
3.5 TP1 and POL Output Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
3.6 TP1 and POL Input Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
4 Differential Signal Timing Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
4.1 mini-LVDS Transmitter Timing Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
4.2 Receiver AC Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
5 Control Signal Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
5.1 Reset Pulse . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
5.2 Last Display Data and TP1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
5.3 Relationship Between POL and TP1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
6 Logical Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
6.1 Overview and Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
6.2 Data Sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
6.2.1 6-Bit Data, Three Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
6.2.2 6-Bit Data, Four Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
6.2.3 6-Bit Data, Five Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
6.2.4 6-Bit Data, Six Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
6.2.5 8-Bit Data, Three Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.2.6 8-Bit Data, Four Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.2.7 8-Bit Data, Five Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
6.2.8 8-Bit Data, Six Pairs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

mini-LVDS Interface Specification.pdf

323.33 KB, 下载次数: 294 , 下载积分: 资产 -2 信元, 下载支出 2 信元

mini-LVDS Interface Specification (TI)

发表于 2011-12-16 11:18:26 | 显示全部楼层
dow lo@d to see
thanks~
发表于 2012-1-12 18:17:18 | 显示全部楼层
thxy brother.
发表于 2012-4-6 12:26:41 | 显示全部楼层
非常感谢!
发表于 2012-4-25 10:14:45 | 显示全部楼层
ding ding ding ding
发表于 2012-9-1 15:52:32 | 显示全部楼层
TITITI
发表于 2012-9-10 12:49:33 | 显示全部楼层
TITITI
发表于 2013-3-13 09:48:01 | 显示全部楼层
好东西, 谢谢分享啊
发表于 2013-3-24 10:59:24 | 显示全部楼层
非常感谢
谢谢分享
发表于 2013-5-15 11:00:21 | 显示全部楼层
很有用的資料, 可以下載來研究一下, 謝謝!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 04:23 , Processed in 0.039226 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表