在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!) 创芯人才网--重磅上线啦!
查看: 2966|回复: 0

[原创] 请教关于DSP和FPGA共享内存的问题

[复制链接]
发表于 2011-7-4 11:42:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cjsb37 于 2013-4-29 09:00 编辑

我有一个项目 需要用到FPGA和DSP进行数据处理。FPGA暂定为XC6VLX130T, DSP暂定为TMS320C6674,本来打算FPGA+DDR2(或DDR3)  , DSP+DDR2(或DDR3)     FPGA和DSP之间大量数据通信时 通过DDR来缓存,不过听别人说FPGA和DSP可以共享一个DDR的内存 (象共享双口RAM那样), 还据说只有TI的DSP可以共享,像NXP的DSP就不可以  请问你们有方案吗?为什么NXP的DSP不可以象 TI的DSP那样可以共享内存呢?





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:53 , Processed in 0.015055 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表