在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!)    创芯人才网--重磅上线啦!
查看: 7867|回复: 20

[原创] xilinx lvds设计参考

[复制链接]
发表于 2006-10-25 14:50:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cjsb37 于 2013-4-29 08:55 编辑

Texas Instruments has an 8-channel, 12-bit ADC family with synchronous LVDS outputs. The
performance rates of these ADCs range from 40 MSPS to 70 MSPS. This family fits nicely with
the LVDS I/Os of the Virtex-II, Virtex-II Pro, and Spartan-3 devices.
To highlight the performance of both the ADC and the FPGA, the reference design described in
this application note uses the ADS5273, which is the highest speed sampling ADC. The
ADS5273 interfaces to an XC2V250-6FG256 device (to fit the Texas Instruments demo board)
and to an XC2VP20-6FF896 device (to fit Xilinx demo boards).





lvds.rar

123.16 KB, 下载次数: 198 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2009-2-23 12:56:42 | 显示全部楼层
看啊可能
发表于 2009-6-4 14:42:51 | 显示全部楼层

很想看看!!!

很想看看!!!
发表于 2009-6-4 14:44:54 | 显示全部楼层

实在很想看看!!!

实在很想看看!!!
发表于 2009-6-9 23:53:32 | 显示全部楼层
101xiexiehaohaohaohao
发表于 2009-6-11 20:16:22 | 显示全部楼层
thankx
发表于 2009-6-25 15:06:26 | 显示全部楼层
谢谢楼主!好资料!
发表于 2010-12-8 20:24:50 | 显示全部楼层
不错不错
发表于 2010-12-23 22:10:35 | 显示全部楼层
dsfasdfsad
发表于 2011-1-2 21:38:16 | 显示全部楼层
十分好!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-22 07:13 , Processed in 0.042575 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表