在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
12
返回列表 发新帖
楼主: jasonsg

[讨论] DC-DC BUCK模式下重载时PHASE点上冲很大,怎么解决?

[复制链接]
发表于 2011-11-16 19:31:33 | 显示全部楼层
发表于 2011-11-20 13:20:32 | 显示全部楼层
相位补偿不够
发表于 2011-12-1 01:41:16 | 显示全部楼层
10楼的回答是正解。
发表于 2011-12-2 15:01:48 | 显示全部楼层
赞同10楼高人的回答。他提到“ 减弱DRIVER的驱动从而减小di/dt”,如何减小呢?我认为可以增加PR15的阻值来实现,但这样做会降低效率,这就是取舍的问题,MOSFET在DC/DC所占成本比例高,你老板肯定不会让你换的。如你做完实验,把结果公布出来一下,相互学习。以前面试时,有人问我PHASE点的电压过冲是怎么产生的,记得他说是Low side的MOS的本体二极管产生,难道是二极管的反向恢复电流产生的?
有哪位高人能说明是否正确?
发表于 2011-12-5 15:24:17 | 显示全部楼层
增加PC16,或
增加PR15,或
增加PR25
发表于 2011-12-13 16:56:57 | 显示全部楼层
Phase的寄生电感和电容太大。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 17:36 , Processed in 0.022556 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表