在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 30973|回复: 128

[资料] CMOS集成电路版图概念、方法与工具

[复制链接]
发表于 2010-10-16 16:59:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 heliAnalog 于 2010-11-1 08:40 编辑


【中文书籍】《CMOS 集成电路版图——概念、方法与工具》
论坛上有英文的
CMOS IC layout
Concepts, Methodologies,
and Tools

著者】: Dan Clein(丹 格雷)著
【作译者】: 邓红辉等译
【ISBN号】: 7-121-02303-2
【出版日期】: 2006-03

【内容简介】

本书以循序渐进、深入浅出的方式,系统地介绍了CMOS 集成电路版图设计的基本概念、设计理念和各种方法技巧。全书共分10章,阐述了版图设计技术的基本概念和设计理念,当今流行的几种基本设计流程,专用模块的版图设计技巧,版图设计的高级技术和深层次概念,版图设计的基本工具类型,工具的特性和典型用法。与其他IC设计教程相比,本书注重理论与工程实践的结合,书中提供了大量实例来帮助读者正确理解版图设计的基本概念和关键设计理念,生动形象,简明易懂,可读性强。
    无论对版图设计工程师,还是对电路设计工程师、CAD人员、学习IC设计的学生,本书都是一本非常不错的参考指南和培训教程。  

【图书目录】

第1章    绪论
    1.1    专业历史
    1.2    什么是版图设计
    1.3    IC设计流程
    第2章    电路图基础
    2.1    MOS晶体管:基本电路结构
    2.2    逻辑门
    2.2.1    反相器
    2.2.2    两输入与非门(NAND)
    2.2.3    两输入或非门(NOR)
    2.2.4    复杂逻辑门
    2.3    传输门
    2.4    理解电路图连接关系
    2.5    回顾基本电学定律
    2.5.1    欧姆定律
    2.5.2    基尔霍夫电流定律
    2.5.3    电阻
    2.5.4    电容
    2.5.5    延时计算
    第3章    版图设计
    3.1    CMOS VLSI制造工艺简介
    3.2    分层和连接
    3.2.1    多边形
    3.2.2    线形
    3.3    晶体管版图简介
    3.3.1    基底连接
    3.3.2    导体和接触孔
    3.3.3    反相器版图
    3.4    工艺设计规则
    3.4.1    宽度规则
    3.4.2    间距规则
    3.4.3    交叠规则
    3.5    纵向连接图
    3.6    通用设计步骤
    3.7    准备开始
    3.7.1    制定版图规划
    3.7.2    棒形图
    3.7.3    层次化设计
    3.8    通用准则
    3.8.1    电源线版图设计准则
    3.8.2    信号线版图设计准则
    3.8.3    晶体管版图设计准则
    3.8.4    层次化版图设计准则
    3.8.5    质量度量标准
    3.9    设计的实现
    3.9.1    单元版图设计
    3.9.2    模块版图设计
    3.9.3    芯片版图设计
    3.10  验证
    3.10.1    设计规则检查
    3.10.2    版图电路图对比检查
    3.10.3    电学规则检查
    3.11  最终步骤
    3.11.1    验证
    3.11.2    核查
    3.11.3    交付步骤
    第4章    版图设计流程
    4.1    什么是流程
    4.2    微处理器设计流程
    4.3    专用标准产品
    4.3.1    dsp
    4.3.2    asic
    4.3.3    ASM
    4.4    存储器
    4.5    片上系统
    4.6    CAD工具作为流程的一部分
    4.6.1    模拟IC设计流程
    4.6.2    ASIC设计流程
    4.6.3    存储器IC设计流程
    4.6.4    微处理器和SOC设计流程
    第5章    用于专用构建模块的版图设计高级技术
    5.1    标准单元库
    5.1.1    标准单元简史
    5.1.2    标准单元特性
    5.1.3    标准单元结构
    5.1.4    标准单元的其他相关概念
    5.1.5    门阵列
    5.2    专用逻辑单元
    5.2.1    数据通道库单元
    5.2.2    时钟产生单元
    5.2.3    总线接口单元或滚桶移位器
    5.3    PAD单元
    5.3.1    输出缓冲器
    5.3.2    输入缓冲器
    5.4    存储器设计叶单元
    5.4.1    字线条单元
    5.4.2    字线驱动器
    5.5    激光熔丝单元
    5.6    芯片结尾单元
    5.6.1    对准图形
    5.6.2    划片槽和保护环
    第6章    模块互连的版图设计高级技术
    6.1    电源网格
    6.1.1    功耗估计
    6.1.2    电源布线
    6.1.3    条和锥化
    6.2    时钟信号
    6.2.1    单一时钟信号
    6.2.2    时钟树
    6.3    互连布线
    6.3.1    布线规划
    6.3.2    通道顺序和布线方向
    6.3.3    使用直通
    第7章    考虑电气特性的版图设计技术
    7.1    电阻
    7.1.1    在晶体管设计中使电阻最小化
    7.1.2    设计电阻
    7.2    电容
    7.2.1    设计电容器
    7.2.2    最小化晶体管寄生电容
    7.2.3    互连电容
    7.3    对称
    7.3.1    对称的版图设计
    7.3.2    平衡的版图设计
    7.3.3    物理补偿
    7.4    特殊的电气要求
    7.4.1    版图中的45?*
    7.4.2    电迁移
    7.4.3    多电源系统
    第8章    考虑工艺约束的版图设计
    8.1    宽金属开槽
    8.2    大尺寸金属通孔的实现
    8.3    台阶覆盖规则
    8.4    多重规则集合
    8.5    天线规则
    8.6    特殊设计规则        
    8.6.1    最小面积规则
    8.6.2    末端交叠规则
    8.6.3    双接触孔
    8.7    闩锁效应
    第9章    不确定环境下的版图设计技术
    9.1    便于修改的电路版图设计
    9.1.1    可编程的金属层配置
    9.1.2    通孔的可编程性
    9.1.3    测试Pad和探测Pad
    9.2    面向未知修改的规划
    9.2.1    接触孔和通孔例化单元
    9.2.2    最小设计规则
    9.2.3    备用逻辑和备用线
    9.3    ECO
    9.4    适当的版图设计准则
    9.4.1    芯片版图规划
    9.4.2    模块
    9.4.3    单元
    第10章    版图设计的计算机辅助设计工具
    10.1    概述
    10.2    版图规划工具
    10.2.1    芯片版图规划工具
    10.2.2    模块版图规划工具
    10.3    版图生成工具
    10.3.1    单元级版图生成工具
    10.3.2    模块级版图生成工具
    10.3.3    芯片集成工具
    10.4    支持工具
    10.4.1    版图验证工具
    10.4.2    移植工具
    10.4.3    数据格式
    附录A    核查清单
    附录 B     数据库管理
    附录C    进度安排
    索引

CMOS集成电路版图 概念、方法与工具.part1.rar

4.77 MB, 下载次数: 1457 , 下载积分: 资产 -3 信元, 下载支出 3 信元

CMOS集成电路版图 概念、方法与工具.part2.rar

4.77 MB, 下载次数: 1366 , 下载积分: 资产 -3 信元, 下载支出 3 信元

CMOS集成电路版图 概念、方法与工具.part3.rar

4.77 MB, 下载次数: 1047 , 下载积分: 资产 -3 信元, 下载支出 3 信元

CMOS集成电路版图 概念、方法与工具.part4.rar

4.77 MB, 下载次数: 1217 , 下载积分: 资产 -3 信元, 下载支出 3 信元

CMOS集成电路版图 概念、方法与工具.part5.rar

4.77 MB, 下载次数: 967 , 下载积分: 资产 -3 信元, 下载支出 3 信元

CMOS集成电路版图 概念、方法与工具.part6.rar

1.75 MB, 下载次数: 869 , 下载积分: 资产 -2 信元, 下载支出 2 信元

 楼主| 发表于 2010-10-16 17:00:11 | 显示全部楼层
自己坐沙发
 楼主| 发表于 2010-10-16 17:14:25 | 显示全部楼层
I am sorry
论坛上有了
地址 http://bbs.eetop.cn/viewthread.p ... hlight=%B0%E6%CD%BC
版主把我的删了吧
发表于 2010-10-16 20:30:06 | 显示全部楼层
你可以把标题修改下,标注最大附件。。。
发表于 2010-10-17 09:29:20 | 显示全部楼层
回复 1# lihaiqi208


    楼主,你的比较好!我顶你!那个附件太多拉!!那个人不厚道
发表于 2010-10-17 09:49:10 | 显示全部楼层
谢谢楼主分享
发表于 2010-10-17 17:18:36 | 显示全部楼层
thanks for sharing
发表于 2010-10-17 20:39:25 | 显示全部楼层
thanks for sharing
发表于 2010-10-17 20:45:42 | 显示全部楼层
thanks for sharing
发表于 2010-10-17 20:47:33 | 显示全部楼层
thanks for sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 12:05 , Processed in 0.040518 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表