在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1636|回复: 1

PCI Express总线技术开发

[复制链接]
发表于 2010-8-15 00:02:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
基于PCI Express的数据采集卡
PCIE数据采集卡
PCI Express数据采集卡

本人在北京工作5年,从事FPGA外围接口设计,非常熟悉PCI Express协议,设计调试了多个基于PCI Express接口的数据采集卡.
本人非常熟悉Virtex-5/Spartan-6/Virtex-6 FPGA PCI Express Block Endpoint模块,基于该模块设计了PCI Express Endpoint Master DMA.
1. Master DMA位于FPGA内部,FPGA执行DMA操作,主要包括两大功能MA Write(FPGA-->内存)和DMA Read(内存-->FPGA).
2. 4x PCI Express DMA Write(FPGA-->内存)的速度可达840MB/s;4x PCI Express DMA Read(内存-->FPGA)的速度可达836MB/s.
3. FPGA内部的Master DMA也包含与DMA传输相关的控制状态寄存器和中断寄存器.
4. PCI Express驱动采用WinDriver,采用Legacy PCI或MSI中断方式,用户应用软件通过WinDriver的API函数访问PCI Express寄存器文件.
本人已经在Xilinx评估板ML555和ML605,以及自制的PCIE金手指板卡上调试验证了PCI Express Endpoint Master DMA功能.
1. Master DMA Write数据传输功能,数据传输流方向:光纤/RocketIO GTP--> DDR2内存 --> PCI Express Master DMA Write --> PC内存 --> PC硬盘.
2. Master DMA Read数据传输功能,数据传输流方向:PC硬盘 --> PC内存 --> PCI Express Master DMA Read --> DDR2内存 --> 光纤/RocketIO GTP接口.
3. 寄存器访问:软件访问FPGA内部的与DMA传输相关的寄存器.
4. FPGA发出Legacy PCI或MSI中断.
5. 用户应用程序,采用Visual C/C++编写.
本人可以提供FPGA源代码,PCI Express驱动以及用户应用程序源代码.同时还可以在Xilinx评估板ML555和ML605,以及自制的PCIE金手指板卡上演示验证.
如有PCI Express相关方面的技术合作,可联系我。
联系方式:fpga_coop@163.com
发表于 2010-8-16 21:38:57 | 显示全部楼层
可以删贴封号了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 12:36 , Processed in 0.026467 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表