在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
12
返回列表 发新帖
楼主: ywdxll

电源纹波

[复制链接]
发表于 2009-10-16 08:57:27 | 显示全部楼层
要完全消除是不可能的,只能想办法减小到合理水平
发表于 2009-10-20 10:16:54 | 显示全部楼层
这个的确是经验的问题,还有就是和你设计的电路应用的地方具体分析,具体对待;
但是有几点基本原则,就是DC-DC电源的纹波是没有完全消除的,但是可以降低纹波;
降低纹波的方法:1.是选用高开关频率DC-DC,但是高开关频率会降低效率;
2:在DC-DC输入端加合适的电容滤波,电源滤波有直接加电容滤波,还有p型滤波;
3:在输出端加大电容滤波;
4:在电源模块LAYOUT中注意电源路径,好的layout也能降低DC-DC纹波;
在对电源纹波要求比较高的地方,直接使用LDO;
头像被屏蔽
发表于 2009-10-21 11:26:49 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2009-10-21 18:06:28 | 显示全部楼层
合适的滤波电容,能减少电源纹波的尖峰。
发表于 2009-10-22 14:15:32 | 显示全部楼层
电感电容组成派型网路滤波
发表于 2011-3-29 19:59:15 | 显示全部楼层
学习了谢谢
发表于 2011-3-31 11:26:10 | 显示全部楼层
12#正解。
发表于 2011-9-14 21:56:00 | 显示全部楼层
回复 4# sunsink

有没有资料可以共享一下!!!
发表于 2011-9-22 13:15:05 | 显示全部楼层
加大电容作用不大的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 12:01 , Processed in 0.023634 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表