在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!) 创芯人才网--重磅上线啦!
查看: 2849|回复: 0

[原创] TI C5x的中断跳转级地址分配,请教

[复制链接]
发表于 2004-3-2 22:34:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cjsb37 于 2013-4-29 09:22 编辑

MAR*,AR1
LAR     AR1,#802H
SPLK    #7980H,*+
SPLK    #ADZ,*+
其是初始化中的,#ADz是外部中断1的起始地址,#802是外部中断1的向量地址,此段意思把起始地址装入到中断向量地址,可是7980是什么意思,没有跳转指令啊,是如何跳的?
其硬件就是一个DSP外挂一个64KSRAM,再加A/D,
能帮我点解下下面关系,谢
MEMORY
{
    PAGE 0 :VECT: origin =0000H length =30h
    PAGE 0 :SRAM: origin =0800h length =040h
    PAGE 0 ROG: origin =0840h length =05400h
    PAGE 1 ATA: origin =0h  length =0F800h
}
SECTIONS
{
        .vectors > VECT  PAGE 0
        .text    > PROG  PAGE 0
vur > SRAM PAGE 0
.data    > DATA  PAGE 1
        .stack   > DATA  PAGE 1
        .bss     > DATA  PAGE 1
}






您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-18 14:10 , Processed in 0.020030 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表