在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
楼主: thankflying

请教一下cascode结构为什么能提高PSRR

[复制链接]
发表于 2009-5-3 15:54:57 | 显示全部楼层
赞同五楼的理解
发表于 2009-5-6 01:50:02 | 显示全部楼层
主要还是因为cascode的输出阻抗很高吧???
发表于 2009-5-6 14:54:23 | 显示全部楼层
cascode结构电阻相对很大,所以可以屏蔽电压的波动
发表于 2011-1-25 11:18:38 | 显示全部楼层
最多也就屏蔽个漏端电压波动,PMOS cascode 的源端接到了VCC上,怎么屏蔽,怎么提高PSRR,请高手指点下
发表于 2011-1-25 23:01:46 | 显示全部楼层
aggree
发表于 2011-2-3 19:34:22 | 显示全部楼层
长见识了
发表于 2011-2-25 09:58:32 | 显示全部楼层
回复 1# thankflying


    因为电源抑制比PSRR=Av(input to output)/Ap(vdd to output),即输入到输出的增益除以电源到输出的增益。 加上cascode,Rout有很大增加,相当于提升输入到输出的增益,而电源到输出的增益没有变化,所以cascode效果是增加了电源抑制比。
发表于 2011-3-21 20:32:35 | 显示全部楼层
2,4,5楼正解。。
发表于 2011-3-22 21:13:56 | 显示全部楼层
长知识 了
发表于 2011-3-22 23:43:29 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 02:34 , Processed in 0.020635 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表