在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
楼主: coolhunter

PCI总线的线长是不是有个限定?

[复制链接]
发表于 2006-9-23 13:37:30 | 显示全部楼层
嘿嘿,看看这些做板子的兄弟,俺们做logic的想的是不太一样
发表于 2006-9-24 16:33:46 | 显示全部楼层


原帖由 流沙雨 于 2003-11-21 10:49 发表
同志们,规范里推荐我们使用四层板,如果用两层效果会怎样啊?影响大不大啊?因为我的那块板布线比较简单的,做四层总觉得太浪费了.




我个人认为两层和四层是电磁兼容性能上的区别,四层较之两层更容易避免电磁干扰的发生,可以设计出更好信号质量的电路,和PCI没多大关系
发表于 2006-9-29 16:05:35 | 显示全部楼层
呵呵,除了时钟线有特别的规定以外,其它的线应该尽量的短
发表于 2006-9-30 10:54:17 | 显示全部楼层

时钟信号线 要注意的

时钟信号线 要注意的
发表于 2006-9-30 12:03:14 | 显示全部楼层
我们做的PCI线长也没有规定要多长

走蛇行线就可以了。
发表于 2006-10-1 23:10:51 | 显示全部楼层

别太长就行

听有人说曾做延长板,把PCI槽引出机箱以方便调试,线长肯定>5inch,也没遇到什么问题
发表于 2006-10-15 12:15:01 | 显示全部楼层
因为采用反射驱动,所以对走线要求比较严格
主时钟的长度为2.5英寸,误差应小于0.1英寸
其它引线短于1.5英寸,最少4层

如果布线谨慎些可以不必完全遵循此规则,但既然规范规定了最好尽量遵守
发表于 2006-11-15 19:28:42 | 显示全部楼层
如果線路設計上不是特別複雜的話,也是可以嘗試2層板的。
发表于 2006-11-28 14:55:37 | 显示全部楼层
长见识了。
发表于 2006-12-16 00:42:47 | 显示全部楼层

回复 #5 beach 的帖子

10cm是实测结果吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 00:29 , Processed in 0.022734 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表