在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 9189|回复: 50

中兴时钟设计方面的一篇分析文章

[复制链接]
发表于 2008-6-23 22:36:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
高速数字电路设计超越了简单的“1”与“0”的世界而进入模拟电路领域,避免传输线效应造成的系统故障是设计师们必须认真解决的问题。本文的目的是通过对49FCT3807与SDRAM的一驱一和一驱二时钟电路的SI(信号完整性)分析和参数的优化举例,使硬件设计工程师和PCB设计工程师了解在设计时需要考虑和注意之处。希望能够抛砖引玉。

[ 本帖最后由 isant 于 2008-6-23 22:41 编辑 ]

设计最优化的时钟电路.pdf

315.65 KB, 下载次数: 298 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2008-6-24 09:04:27 | 显示全部楼层
good ! thanks
发表于 2008-6-24 12:49:04 | 显示全部楼层

DDDDDDDDDDDDDDDDDD

DDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDDD
发表于 2008-7-5 21:00:22 | 显示全部楼层
thank you
头像被屏蔽
发表于 2008-9-28 10:38:14 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2008-9-28 10:46:11 | 显示全部楼层
感谢楼主分享
发表于 2008-9-28 23:41:28 | 显示全部楼层
看看 了解一下
发表于 2008-10-1 18:16:26 | 显示全部楼层
看看 了解一下,谢谢。
发表于 2008-10-2 13:28:46 | 显示全部楼层

ding!

ding!
发表于 2009-2-11 23:23:06 | 显示全部楼层
我想学习一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 00:25 , Processed in 0.029561 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表