在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1750|回复: 1

PCB对于A/D的影响

[复制链接]
发表于 2008-4-2 21:01:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我们设计了一个十位A/D,测出来只有8位左右。
考虑有两种可能,一是芯片做的不好,二是PCB的问题
芯片好不好还得再设计,不妨先看看PCB是否有点问题
我专门测了一下PCB上电源和地的电压差
说明一下,数字地和模拟地在芯片内部是分开的,都是在PCB板上通过公用地连起来的
数字电源-公用地(3.3V)抖动越在800-900mV之间,模拟电源-公用地(3.3V)抖动约在300-400mV
大出乎我的意料,本来以为模拟电源-公用地的抖动会很小的,毕竟十位A/D,满幅2V,一bit对应于2mV左右
这么大的共模电平抖动,很难保证不会有一部分转变成差分电平
请问有做过10位A/D的大虾,这样子的模拟电源抖动是正常的么?

非常感谢您的阅读和回答

[ 本帖最后由 wangr0928 于 2008-4-2 21:27 编辑 ]
发表于 2008-4-3 00:48:40 | 显示全部楼层
有没放supply bypass cap?
尽量放在靠近芯片管脚附近
测量电压抖动的时候,0点的参照点是在哪里,真正影响电路的是芯片的vdd和gnd之间的电压差抖动
如果电路PSRR好,未必会那么敏感:)
有没做ground plane?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:53 , Processed in 0.021992 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表