在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 93|回复: 5

[求助] SAR ADC的下极板采样开关严重影响ENOB

[复制链接]
发表于 昨天 14:28 | 显示全部楼层 |阅读模式
悬赏555资产未解决
本新人做的16B SAR ADC的RC DAC采用传统开关策略和理想比较器,下极板用自举开关采样VI,上极板用理想开关采样共模VCM=0.9V时,enob能接近16Bit,但把上极板换成自举开关采样共模VCM,enob最高只能到12.5B,已经考虑了上极板比下极板先关断,上述信号都是用理想激励源提供,想问问到底是什么原因导致性能不能再提高?采样开关的时钟馈通、电荷注入等效应应该不会导致性能下降这么多吧?又或者是采用1.8V的MOS管采样-1.8v到1.8v的vin-vip信号会导致其他问题?而且VCM固定等于0.9,我还尝试过一个开关接cdacp到vcm,一个开关接cdacn到vcm,一个开关接cdacp到cdacn不奏效。

                               
登录/注册后可看大图

                               
登录/注册后可看大图

发表于 昨天 15:14 | 显示全部楼层
还有这种事?你的自举开关设计是不是有问题,你把下极板开关也用自举试试,看enob有没有变化?
回复

使用道具 举报

发表于 昨天 16:08 | 显示全部楼层
贴一张谱或者上极板的电压波形看看
回复

使用道具 举报

 楼主| 发表于 昨天 23:56 | 显示全部楼层

DAC输出波形

DAC输出波形

局部图

局部图


下极板用自举开关采样信号,而上极板输入VCM,用理想开关有16B,换成自举开关只有12.4B。VCM的自举开关在在差分输入情况下,采样等量DAC的电容值,仿真能达到18B

fft

fft
回复

使用道具 举报

 楼主| 发表于 昨天 23:58 | 显示全部楼层


   
VisionSim 发表于 2025-12-30 15:14
还有这种事?你的自举开关设计是不是有问题,你把下极板开关也用自举试试,看enob有没有变化? ...


VCM的自举开关在在差分输入情况下,采样等量DAC的电容值,仿真能达到18B,感觉不是它的问题
回复

使用道具 举报

 楼主| 发表于 昨天 23:59 | 显示全部楼层


   
anwx 发表于 2025-12-30 16:08
贴一张谱或者上极板的电压波形看看


已发,帮看看
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-31 08:23 , Processed in 0.046677 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表