在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 123|回复: 4

[求助] tsmc 65nm drc csr系列问题

[复制链接]
发表于 昨天 11:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
如图,这个csr.r.1涉及的NW,NP,PP都是器件本身的区域,请教各位大佬这种要怎么修改呀,要直接去改器件吗
8092bb45-f0bd-4553-b5fb-6a111e759ed1.png
440562ff-4204-4b5c-833f-a8fa5d097d14.png
c201d8c6-c755-41bf-a2b8-5e6d0de6bd74.png
发表于 昨天 11:41 | 显示全部楼层
这个意思是
芯片四角的74um等腰直角三角形范围定义为empty area
empty area范围内禁止放置NP\PP\NW等,差不多意思就是这里禁止放置器件,因为角上在划片的时候容易崩,就算不崩也有应力问题
至于金属还有孔,仔细阅读设计规则看怎么要求的
回复 支持 反对

使用道具 举报

 楼主| 发表于 昨天 16:09 | 显示全部楼层


   
dcce 发表于 2025-12-22 11:41
这个意思是
芯片四角的74um等腰直角三角形范围定义为empty area
empty area范围内禁止放置NP\PP\NW等,差不 ...


我大概看懂了谢谢大佬,还有一事想请教,这个芯片的范围是怎么定义的呀,我的想法是四角不允许放置的画那我把版图移走就好了,但这样的话得先知道他是怎么定义芯片的面积的
68a84463-98b8-4cf6-82ab-4cf226a7eb94.png
回复 支持 反对

使用道具 举报

发表于 昨天 16:30 | 显示全部楼层
仅顶层需要检查,假错,waive
回复 支持 反对

使用道具 举报

 楼主| 发表于 昨天 21:23 | 显示全部楼层


   
zcwolf 发表于 2025-12-22 16:30
仅顶层需要检查,假错,waive


请问这种假错可以关掉不显示吗,还是就只能这么留着呀
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-23 03:30 , Processed in 0.015678 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表