在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 44846|回复: 38

[求助] 如何提高cadence的spectre仿真速度?

[复制链接]
发表于 2016-5-4 14:10:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 sunshining214 于 2016-5-4 14:23 编辑

       虽然关于提升spectre仿真速度的帖子很多,但是小弟觉得总结的不是很完整,目前为止自己所知的方法主要有:1)ADE->output ->Save -all 中只勾选相关的信号;
2)ADE->Simulation->Options中的Analog选项,在其中的multi-thread一栏,填入最大并行CPU数量;
3)ADE中将仿真精度降低,conservative -> liberal,在相同条件下,liberal要比conservative 快3倍;
或者将仿真器改用APS,也全完按照上述两步进行设置,以提升仿真速度。
另外,为了节省磁盘空间,可以在option中(如瞬态仿真)将skipcout设置成每个N个点保存一次。
      我现在正在设计一款14比特的低功耗SAR ADC,得数模混仿,要用到spectreVerilog仿真器,按照上述方法设置 MT:12 Tran:Conservative;SAVE ALL:Select(只存了一个输出) ;Skipcont:16;但仿真时间将近两个礼拜(整个系统)。请加下,各位大神还有什么方法可以进一步提升速度呢?
发表于 2025-8-20 07:41:38 | 显示全部楼层
APS和++APS仿真有区别,我用++aps跑仿真没有报warning,但是用APS会报收敛性问题。
回复 支持 反对

使用道具 举报

发表于 2024-11-5 23:31:28 | 显示全部楼层
学到了
回复 支持 反对

使用道具 举报

发表于 2023-12-1 11:52:05 | 显示全部楼层
学习一下
回复 支持 反对

使用道具 举报

发表于 2023-7-21 17:40:25 | 显示全部楼层
学习一下
回复 支持 反对

使用道具 举报

发表于 2022-8-23 13:27:52 | 显示全部楼层
学到了
回复 支持 反对

使用道具 举报

发表于 2022-8-11 00:43:15 | 显示全部楼层
utra sim怎么使用啊,目前明白APS开多线程能提升很多速度,还有用verilog a模型代替数字电路的实际晶体管
回复 支持 反对

使用道具 举报

发表于 2022-4-25 10:26:08 | 显示全部楼层


   
690827881 发表于 2016-5-6 10:48
回复 12# ouyang00032

请问使用APS仿真时在userCmdLineOption当中是填入++aps还是+aps ? ...


++aps
回复 支持 反对

使用道具 举报

发表于 2021-4-28 15:52:19 | 显示全部楼层
学到了
回复 支持 反对

使用道具 举报

发表于 2021-4-1 14:55:52 | 显示全部楼层
其实analog的,线性的东西的仿真其实还好;
很多时候仿真是被一堆反相器给拖慢的;其实大部分时候这部分算力其实是浪费掉了;
我其实一直最想让spectre支持的功能就是像fast spice那样不同模块不同精度;
还有一个比较挫的办法就是把所有的调用的logic模块都veriloga化,然后只是在config里面改一下default的顺序;
回复 支持 1 反对 0

使用道具 举报

发表于 2020-12-23 18:20:52 | 显示全部楼层
数字电路肯定要用verilog的, 不可能用晶体管级的, 要不然仿真会很慢!!!!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-18 02:44 , Processed in 0.020795 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表