在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 106|回复: 2

[求助] SAR ADC每次比较时电容阵列的电平会降低

[复制链接]
发表于 昨天 15:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
各位大佬小弟在所一个SAR ADC所使用的比较器入图一所示,是全动态的比较器结构,我采用的是VCM-Based切换方式,下极板采样。图二是我对应的电容上级版在比较过程中的电位变化,红色圈出来的是比较器处于CLK为低电平时复位状态,这个时候值是没问题的,但是当其要比较时,也就是CLK位高电平时如绿色圈,他不咋到咋的就自己会降低2-4mV的电压值,按道理来讲这个和我每次切换的电平值相比不算大,但是他每次都存在导致到了后面几位比较的时候就出错了。我想问一下就是这个全动态比较器出现这种问题的原因是什么呢?如何去处理这个问题啊。这个是.18工艺20M的一个SAR。有点捉摸不透想请各位大佬指点一下小弟,万分感谢
73e20216-500b-457f-a2ac-f4631e993b60.png
be31a7a3-a2d1-4612-b1b2-3aad51b11915.png
 楼主| 发表于 昨天 16:04 | 显示全部楼层
这个是我第一级尺寸的设置
d4fda03a-7ddb-422b-b58b-3cc497fb0530.png
回复 支持 1 反对 0

使用道具 举报

发表于 昨天 18:41 | 显示全部楼层
maybe charge injection trough Cgs, try to play with W of diffpair or add compensation charges in sampling phase   
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-11-10 03:03 , Processed in 0.012461 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表