在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 911|回复: 6

[求助] ADC reference buffer 求助

[复制链接]
发表于 2025-9-21 15:29:40 | 显示全部楼层 |阅读模式
悬赏200资产未解决
想请问一下各位大佬,目前需要做一个10bit,100 MHz的 SAR ADC,想在片上集成一个reference buffer,目前想采用FVF buffer LDO,想请问这种结构可行吗,如果可以的话FVF Loop的单位增益带宽和增益应该怎么设计呢,结构图如下

eb1ffc17-3533-47c9-a457-f785abd59d42.png
发表于 2025-9-21 18:29:47 | 显示全部楼层
可行,但是vldo与vline的关系,小与一个vgs,即压降差很小。环路增益20dB-30dB即可,带宽200M以上
回复

使用道具 举报

 楼主| 发表于 2025-9-21 19:46:19 | 显示全部楼层


   
sohubjb 发表于 2025-9-21 18:29
可行,但是vldo与vline的关系,小与一个vgs,即压降差很小。环路增益20dB-30dB即可,带宽200M以上 ...


好的谢谢大佬,目前仿真中遇到几个问题,想继续请教一下您
(1) 想请问一下这个200 MHz的带宽应该是怎么估计出来的呢
(2)这种结构的压差确实很小,我尝试在FVF环路中加入一个源随器来保证各个管子都处在饱和状态,并且加入iprobe进行环路仿真,仿真出来的环路带宽如图,但是将这个带入100 MHz的SAR ADC中,CDAC建立过程感觉并没有完全建立,想请教一下应该怎么调整

电路结构

电路结构

环路带宽

环路带宽

SAR ADC建立过程

SAR ADC建立过程
回复

使用道具 举报

发表于 2025-9-22 08:58:39 | 显示全部楼层
请问图片出自哪篇论文?
回复

使用道具 举报

 楼主| 发表于 2025-9-22 09:27:06 | 显示全部楼层


   
林SAM_ 发表于 2025-9-22 08:58
请问图片出自哪篇论文?


Flipped Voltage Follower Based Low Dropout (LDO) Voltage Regulators: A Tutorial Overview
回复

使用道具 举报

发表于 昨天 09:59 | 显示全部楼层
好奇問一下, 這個電路遇到的問題解決了嗎?
回复

使用道具 举报

 楼主| 发表于 昨天 20:15 | 显示全部楼层


   
chinwei 发表于 2025-10-4 09:59
好奇問一下, 這個電路遇到的問題解決了嗎?


暂时还没有诶
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-5 05:15 , Processed in 0.015972 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表