在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 271|回复: 4

[求助] 模拟前端中ADC的问题

[复制链接]
发表于 昨天 17:27 | 显示全部楼层 |阅读模式
300资产
各位大佬们好,目前项目需要一个12bit 500k采样速率的SAR ADC,用在一个模拟前端中,但是在此之前本人没有项目经验,只是搭建过10bit的SAR ADC。因此有一些问题想请教一下。
1.在模拟前端中,ADC前面的信号是一个单端信号,因此需要一个单端转差分电路,目前想使用运放构成的单端转差分电路,结构如下。
请问这样的结构可以吗,是否还需要在单端转差分电路和ADC之间插入一个input buffer?如果需要,可以给一个讲buffer的文章吗?

2.当我将目前做的两个电路(SAR ADC用的是上极板采样,桥接电容阵列,异步逻辑)联合仿真时,单端转差分的输出信号只能是900mV±500mV的量程.
作1024个点的FFT分析,vip(最开始的输入信号)的ENOB很高,因为是理想源;VIP,VIN的ENOB有11.几的精度,SAR ADC输出的数字码只有9bit的精度了。

3.我还对单端转差分+bootstap电路做了联合仿真。当上极板采样时VIP,VIN有11.5bit精度,bootstrap的输出有9.5bit精度。
下极板采样时VIP,VIN有12.5bit精度,bootstrap输出有12.2bit的精度。
c3d31d67c58ea60d9f22214f032e4f5.jpg

最佳答案

查看完整内容

1、如果模拟前端能驱动电容负载采样,SAR可以直接浮动顶板采样实现单转差,顶板共模可以用开关电容来刷新; 2、12bit 还是采用下级板采样,避免上级版采样引入跟信号相关的电荷注入和时钟馈通; 3、另外还要考虑工艺的电容匹配能否支持12bit以及比较器的噪声和失调;
发表于 昨天 17:27 | 显示全部楼层
1、如果模拟前端能驱动电容负载采样,SAR可以直接浮动顶板采样实现单转差,顶板共模可以用开关电容来刷新;

2、12bit 还是采用下级板采样,避免上级版采样引入跟信号相关的电荷注入和时钟馈通;
3、另外还要考虑工艺的电容匹配能否支持12bit以及比较器的噪声和失调;
 楼主| 发表于 昨天 20:14 | 显示全部楼层
本帖最后由 c1pt 于 2024-11-26 20:19 编辑


qiaogang2220 发表于 2024-11-26 19:28
1、如果模拟前端能驱动电容负载采样,SAR可以直接浮动顶板采样实现单转差,顶板共模可以用开关电容来刷新; ...


你好,感谢答复!2和3理解了。在1里面,我不是很了解ADC前面的电路结构,是师兄在做。
前面用到的模块依次是AUTO ZERO+跨阻放大器+相干双采样,可能还会有个VGA,感觉应该是无法直接驱动SAR ADC内单端5pF的电容的。
根据浮动顶板采样,我在李福乐老师的PPT内看到了相关内容,感谢! 联想截图_20241126201834.png



发表于 昨天 20:21 | 显示全部楼层


c1pt 发表于 2024-11-26 20:14
你好,感谢答复!2和3理解了。在1里面,我不是很了解ADC前面的电路结构,是师兄在做。
前面用到的模块依 ...


可以去搜李福乐老师的SAR ADC培训课件,比较系统
 楼主| 发表于 昨天 20:26 | 显示全部楼层


qiaogang2220 发表于 2024-11-26 20:21
可以去搜李福乐老师的SAR ADC培训课件,比较系统


好的,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-27 12:45 , Processed in 0.020452 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表