在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 523|回复: 7

[求助] 关于一个新型超低功耗运放的讨论

[复制链接]
发表于 2024-11-12 17:26:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 tangyaoyun 于 2024-11-13 11:06 编辑

不明觉厉啊,这篇ISSCC介绍如何控制衬底漏电,用的是180nm和22nm工艺,如图,用一个运放将P井电位和衬底电位拉平,问题是我没见过5端口器件,请问大家有了解的吗?


      看来大家还挺感兴趣,昨天我把论文看完了,感觉有几个疑问大家一起来讨论讨论。1,这篇文章里的运放功耗极低,只有几十nW,我很好奇论文里除了三级运放外还用了两个负反馈运放,这两个运放要稳定电压照理说增益不能太低,难道不消耗功耗?2. 论文中提到这个三级运放是用在物联网传感器里的,我很好奇到低是什么应用需要这么低的功耗,脑机接口?
捕获.PNG

eetop-副本.pdf

20.24 MB, 下载次数: 17 , 下载积分: 资产 -7 信元, 下载支出 7 信元

应大家要求,论文在这里

发表于 2024-11-12 17:41:27 | 显示全部楼层
可以分享出原文吗,谢谢!
发表于 2024-11-12 17:42:57 | 显示全部楼层
DNW的NMOS是6端器件
 楼主| 发表于 2024-11-12 17:53:35 | 显示全部楼层


iTaogo 发表于 2024-11-12 17:41
可以分享出原文吗,谢谢!

ISSCC 2024
3.10 A 0.69/0.58-PEF 1.6nW/24nW Capacitively Coupled Chopper  Instrumentation Amplifier with an Input-Boosted First Stage in  22nm/180nm CMOS
发表于 2024-11-12 19:40:24 | 显示全部楼层
热阱 隔离器件
发表于 2024-11-12 19:45:01 | 显示全部楼层
VDD DNW相当给Isub加了个背靠背diode,控制衬底漏电
发表于 2024-11-12 20:43:43 | 显示全部楼层
请将原文分享出来看一下
发表于 2024-11-13 10:40:24 | 显示全部楼层
感谢分享!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 15:30 , Processed in 0.023255 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表