在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 264|回复: 1

[讨论] 5v mos design current能小到多小啊?

[复制链接]
发表于 2024-10-30 20:20:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 peterlin2010 于 2024-10-30 20:22 编辑

a. 5v mos design current能小到多小啊?

1. Low power opa .  Bias current use 1na , 0.5na  mos  current  miiror 可以吗?
2. Low power osc ,  1Khz osc , 0.5na 充电容做 很低频 r-c osc , 用比较器比电压
3. Low current bandgap .  有没 10na   下能工作 bandgap vbg=1.1v
vdd = 1.8~ 5v

b.  1.8v lv mos design
0.1 na  mos  current  miiror 可以吗?

bulk cmos process 0.18um , no SOI process


A Novel Ultra Low Power High Performance Atto-Ampere CMOS Current Mirror with Enhanced Bandwidthnovel CMOS atto-ampere current mirror (AACM) is proposed which reaches the minimum yet reported current range of 0.4 aA

A 28 ppm/°C, 2.54 ppm/V, −77 dB@100 Hz pico-ampere voltage reference for high-end IoT systems

Picowatt 0.3-V MOS-only voltage reference based on a picoamp cascode current generator


alog2004 Current Mode Techniques for Sub-pico-Ampere.pdf (407.1 KB, 下载次数: 2 )

Pico-current Measurement Challenges .pdf (794.5 KB, 下载次数: 2 )

https://bbs.eetop.cn/forum.php?mod=viewthread&tid=614437

https://bbs.eetop.cn/thread-850890-1-1.html

 楼主| 发表于 2024-11-2 09:06:19 | 显示全部楼层
有没有人做过 10na circuit  ?
0.5um 5v cmos process
0.18um 1.8v  process
另外 漏电问题要哪类 process 下会出现?  90nm  65nm ?

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 20:26 , Processed in 0.016794 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表