在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1520|回复: 5

[原创] 大家聊聊版图各种效应和规避方法。

[复制链接]
发表于 2024-5-8 10:57:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
版图各种效应 包括怎么产生怎么规避  欢迎大家来讨论。
发表于 2024-5-8 11:00:40 | 显示全部楼层
说说你想到的
发表于 2024-5-8 11:35:46 | 显示全部楼层
常知的WPE,LDO通过合并OD添加dummy解决;finfet中因工艺特征PSE效应更加明显,方案就是统一poly间距,同样finfet生产中又会通过PSC切割栅,所以poly-cut若是太靠近fin时会影响靠近的边缘金属填充物,影响阈值电压(GLE效应),以上就是我所知道能理解的常见的效应,有知道更多的欢迎大佬们补充
 楼主| 发表于 2024-5-8 13:35:17 | 显示全部楼层


liu18662648735 发表于 2024-5-8 11:35
常知的WPE,LDO通过合并OD添加dummy解决;finfet中因工艺特征PSE效应更加明显,方案就是统一poly间距,同样 ...


棒棒哒  
发表于 2024-5-8 14:11:27 | 显示全部楼层
简而言之到了finfet,能多塞DMY多塞DMY,做matchX轴 要share od(并且Y轴方向OD spcae尽量以4fin的倍数)
发表于 2024-5-8 15:59:06 | 显示全部楼层
最常见的就是wpe和STI,wpe其最常用的方法就是关键器件的上下左右都加dummy,并保持well距离关键器件2um左右,工艺不同,这个值可能不一样;sti就是应力效应,也叫lod,最常见的方法就是share od,并加dummy.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-27 22:19 , Processed in 0.019713 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表