在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2071|回复: 3

[求助] 简单的charge redistribution DAC 行为级模型不正常

[复制链接]
发表于 2023-1-5 11:17:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
        各位前辈好!小弟在自学DAC,搭建了简单的两比特的电荷重分布DAC。原理图如下:

                               
登录/注册后可看大图

      它的仿真结果是正常的。然后我写了一个verilog-a的行为及模型,行为级模型得到的输出电压,总是约等于正确值的一半。
      行为级的代码如下。我是按照电路结构进行行为级描述的。一直找不到错误在哪。
`include "disciplines.h"
module ChargeRedistributionDAC_V0(B0,B1,RST,VDD,VSS,VREF,VOUT);
input B0,B1,RST;
inout VDD,VSS,VREF,VOUT;
electrical B0,B1,RST,VDD,VSS,VREF,VOUT;
electrical n0,n1;

parameter real vdd=1.2;
parameter real roff=1G;
parameter real ron=1;
parameter real ton=10p;
parameter real toff=10p;
parameter real Cu=100f;
real vth=vdd/2;
integer stateRST;
integer stateB0;
integer stateB1;
integer Active;
analog begin
@(initial_step) begin
stateRST=0;
stateB0=0;
stateB1=0;
end

stateRST = V(RST)>vth ? 1:0;
stateB0 = V(B0)>vth ? 1:0;
stateB1 = V(B1)>vth ? 1:0;
Active = V(VDD)>vth ? 1:0;

I(VOUT,VSS) <+ V(VOUT,VSS)*transition(stateRST?1/ron:1/roff,0,ton,toff);
I(VOUT,n0) <+ Cu*ddt(V(VOUT,n0));
I(VOUT,n1) <+ 2*Cu*ddt(V(VOUT,n1));

I(n0,VSS)<+ V(n0,VSS)*transition((stateRST||(~stateB0))?1/ron:1/roff,0,ton,toff);
I(n1,VSS)<+ V(n1,VSS)*transition((stateRST||(~stateB1))?1/ron:1/roff,0,ton,toff);

I(n0,VREF)<+ V(n0,VREF)*transition(stateB0?1/ron:1/roff,0,ton,toff);
I(n1,VREF)<+ V(n1,VREF)*transition(stateB1?1/ron:1/roff,0,ton,toff);
end
endmodule

         欢迎各位前辈来指导一下!万分感谢!
 楼主| 发表于 2023-1-5 11:19:59 | 显示全部楼层
自顶,有没有前辈能来看看指导一下
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-1-5 11:43:17 | 显示全部楼层
怎么还是在审核中啊,能不能给通过以下
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-1-5 19:31:11 | 显示全部楼层
有没有人来看看啊
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-6 08:25 , Processed in 0.015861 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表