|
|
发表于 2025-10-29 17:12:42
|
显示全部楼层
我理解的比较器增益和GBW计算如下:① GBW:建立误差取0.01%,e^-t/tao>0.01%,tao=1/2πGBW,这里就我自己做的sar adc一个比较周期是5ns(具体多少看你sar adc转换相的latch时钟最小的一个周期是多少 有些人是同步架构 均匀的/有些是异步架构不均匀的),那我肯定至少一半内就建立好了吧或者更快,这个t包括大信号SR+加小信号GBW建立时间,我保守t取一半2.5ns,带进去算GBW至少几百兆,PVT最差满足即可。 ②Av:我们需要对最小的lsb进行分辨出来,让我的latch输出能正常翻高,我自己做15bit,满量程2V,lsb约为60uV,Av>(latch_offset+latch_noise)/(Vin,lsb+Vin,noise_rms+cmp_offset),分子是比较器的latch的失调加噪声均方值,分母是比较器的输入等效噪声+最小分辨的lsb+失调电压,当然如果你有什么失调存储技术/噪声消除技术等等,都可以从这个公式上进一步削减,然后计算出你最小的增益
增益并不是越大越好,会过饱和,带宽越大当然好但是会费电流增加功耗,或者选用动态的比较器但是那种回踢噪声较差,不同架构各有优劣需要结合自己的adc指标选择筛选。 |
|