在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3262|回复: 4

[求助] 关于自偏置current mirror的搭建细节

[复制链接]
发表于 2021-7-13 13:54:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
在搭建如下图所示的自偏置电流镜遇到了一些问题;

电路的自偏置主要由上半部分的PMOS与下半部分的NMOS提供;

选定静态偏置电流10uA;事先确定各个MOS的Vgs,Vds,L;

通过直流仿真可以将W确定;

在此基础上得到的PMOS与NMOS电流,以及每个MOS管之间都会存在一定的mismatch,约100-200nA;从而导致偏置电压与预期有差异;

尝试在每个节点加电压源的方式,调节各MOS的宽长比可以将mismatch减小到50nA左右;

请问这样的mismatch在工程上能接受不?

有没有办法可以将mismatch控制在5nA以内的?

06B798D0-98AA-47B8-BDB4-4905D619E65A.jpeg
发表于 2021-7-13 14:33:27 | 显示全部楼层
电阻的pvt 有考虑吗
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-7-13 16:07:12 | 显示全部楼层


   
geo24 发表于 2021-7-13 14:33
电阻的pvt 有考虑吗


这个确实还没有;
回复 支持 反对

使用道具 举报

发表于 2021-7-13 17:56:27 | 显示全部楼层
加电压源有什么意义啊,实际中不可能有的
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-7-13 20:53:47 | 显示全部楼层


   
acging 发表于 2021-7-13 17:56
加电压源有什么意义啊,实际中不可能有的


就是用来判断电流失配,不会放在实际电路中使用;
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-28 18:46 , Processed in 0.017644 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表