|
|
发表于 2017-9-21 15:40:36
|
显示全部楼层
本帖最后由 wide_road 于 2017-9-21 16:02 编辑
且不說pt能否做到,首先設置environment也是極其繁瑣,涉及到xilinx或altera的library,constraints格式,比如fpga的PLL, ram, LUT, ff這些cell library是xilinx自己定義的,不是asic eda工具通用的。還有就是netlist的格式跟asic的也不一樣,ise用ngc,vivado用dcp都不同於dc或icc導出的格式。
所以,我認為pt不能做到分析fpga的timing。
還是用他們自帶的xilinx/altera 自帶的工具做timing分析比較方便。 |
|