在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4336|回复: 6

高速模拟板设计求教

[复制链接]
发表于 2003-8-25 17:34:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
  我的导师让我做一些高速模拟板的资料调研,我们的设计是将光电转换后对电信号处理,
电信号较微弱,首先经过放大,然后A/D采集。采样速率200Mhz,这样模拟信号的带宽也就是100Mhz。我看到论坛有过讨论,现有一些问题请教大家:
1、PCB板怎样绘制?我想带宽100Mhz模拟信号与速率100Mhz的数字信号处理起来应有所不同,如何处理?布板时也需考虑印制板的阻抗和终端匹配电阻?印制板的阻抗是不是要和生产印制板的厂家联系?
2、高速时钟采集,譬如时钟200Mhz,很难找到这样高速、大容量的存储器,我考虑了两个方案:
  A、采集时可采用4个50Mhz的时钟信号,时钟信号满足一定的相位信号,对同一模拟信号采集,这样可以在采集时就将时钟频率可以降低,同时达到高速的性能,但设计时罗嗦一些
  B、采集时仍然用200Mhz,只是内部写入4个fifo,譬如AD采集是8位,在fifo一端用200Mhz写入,在另一端用50Mhz的时钟一次读走32位数据,也可达到降速的目的。
以上是我个人的想法,我看到jack可以设计到400Mhz,我认为用fpga来控AD前端和写入fifo,这样的高速很难达到,不知jack能不能交流一下高速设计的心得?
  欢迎大家赐教!

发表于 2003-8-27 10:46:31 | 显示全部楼层

高速模拟板设计求教

1、数字肯定应该和模拟分开。至于怎么分,需要根据具体的情况而定。同时阻抗问题肯定还要和PCB厂家联系。
2、如果器件内部可以倍频,那么方案1较好。怎么说也是频率低些对信号的SI问题有帮助的。
发表于 2003-8-27 17:50:55 | 显示全部楼层

高速模拟板设计求教

200M时钟可以用sy89429产生
我做的是400M 8BBIT采集,在FPGA外面已经变为了100M 32BIT了,FPGA当然可以处理了
 楼主| 发表于 2003-8-28 10:28:31 | 显示全部楼层

高速模拟板设计求教

你们做PCB用何软件?信号完整性用何软件分析?400M 8bit采集,难道AD转换后就变成100M 32bit数据,然后送到fpga做处理?
发表于 2003-8-28 15:56:48 | 显示全部楼层

高速模拟板设计求教

我使用Mentor。
 楼主| 发表于 2003-8-30 20:34:46 | 显示全部楼层

高速模拟板设计求教

   pcb板内100Mhz模拟信号与速率100Mhz的数字信号的阻抗有没有公式计算?
我们这边有些实验室建议画pcb板有protel99,计算信号完整性时用specctra10.1软件,有人用过没?
   
发表于 2003-10-15 10:48:52 | 显示全部楼层

高速模拟板设计求教

请教jackzhang,你是将400MHz的输入信号直接给入fpga进行处理的吗,如果是能告诉我使用的fpga的型号吗?如果不是,你采用的是并行存储还是别的什么办法呀。
我现在也在进行相关的设计,很想和你进行这方面的交流!多谢了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-5 23:27 , Processed in 0.025091 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表