在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2480|回复: 3

[求助] ISE error pack:679 求助!急

[复制链接]
发表于 2014-11-18 22:48:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神好!
我在用ISE 下载程序到FPGA上时,在implementation design的时候出现了pack:679的错误,说是unable to obey design constraints,检查时并没有发现管脚分配错误。请问可能是什么原因?design constraints 一般都有些什么限制啊?恳请各位帮忙,谢谢啦!!!
发表于 2014-11-19 06:00:25 | 显示全部楼层
应该有更为具体的提示吧?constraint主要包含管脚约束、时序约束、位置约束、布线约束(几乎没用过)
发表于 2014-11-19 11:10:29 | 显示全部楼层
不懂,帮顶。。
发表于 2014-11-19 13:03:23 | 显示全部楼层
最好描述更详细,pack error一般的应该是管脚绑定有问题,如果不是,看看是不是管脚的时序约束太快了什么的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-25 12:03 , Processed in 0.023487 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表