在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2946|回复: 1

[讨论] 大家讨论一下加dummy,数模混合电路时钟布线的经验吧。

[复制链接]
发表于 2014-7-23 17:34:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我对到底加不加dummy很是犹豫,一般情况下我基本都加了,但是后来觉得可能没有必要,所以想请有经验的版图工程师聊聊什么情况必须加,什么情况可加可不加,什么情况不用加。因为很多时候,在电路设计中过度设计也会导致电路出问题。以前我连开关管子都加dummy。还有就是在数模混合电路中手工时钟走线的问题。我以前听说时钟最好走线,走宽一点的线比较好,比如说用1微米或者2微米走线,但这样的坏处是增加了时钟电路的驱动负载,同时时钟电路的功耗也要增加。后来又有人建议说,比如0.18um的工艺,30MHz的时钟,基本上走最小宽度就可以了。所以还希望有经验的工程师来谈谈。谢谢。
发表于 2014-7-31 09:39:56 | 显示全部楼层
Dummy具有很多灵活性,首先和电路设计密切相关,比如最普通的差分对电流镜等,其次还有预留dummy,防止电路设计修改调整,还有考虑版图的美观等等。至于时钟走线,一般走线宽度可以包孔就可以了,1um或2um太宽了,走线宽度和时钟频率关系不大,时钟都是考虑尽量减少电容尤其couple cap。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-27 05:32 , Processed in 0.018159 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表