在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3608|回复: 3

[原创] Task里的阻塞赋值和非阻塞赋值

[复制链接]
发表于 2014-7-21 22:52:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用Verilog写了一个测试文件,在task用到非阻塞赋值,结果结果不对,但是改为阻塞赋值就对了,请教各位大牛,这是神马问题,大概就是下面的问题啊
task
begin
    省略无关代码
       for(i=0;i<1024;i=i+1)
         begin
                signal<=a;
          end
改为
     for(i=0;i<1024;i=i+1)
        begin
            signal=a;
          end
endtask
其他信息都不变,改为阻塞赋值仿真结果就对了,
这是怎么回事啊?
发表于 2014-7-29 11:26:45 | 显示全部楼层
用阻塞赋值, assign 會等到下一個 time slot 才會將右值 assign 給左變數, 因此導致 signal 的 1024 個 assign 都是 i=1023 時的 a 值
发表于 2014-7-31 00:57:31 | 显示全部楼层
非阻塞之所以就非阻塞是因为它的值是在下一个时钟沿到达时同时变化,不会阻塞当前值。
 楼主| 发表于 2014-8-4 23:03:00 | 显示全部楼层
回复 2# kuolifeng

task
begin
    省略无关代码
       for(i=0;i<1024;i=i+1)
         begin
                signal<=a;
@(posedge clk);
          end
改为
     for(i=0;i<1024;i=i+1)
        begin
            signal=a;         @(posedge clk);
          end
endtask
   如果改为在每个循环加上时钟的话,有区别吗?我仿真的时候,带着时钟呢,但是用非阻塞赋值,结果不对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-20 13:34 , Processed in 0.017765 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表