在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: hustanghu

[求助] PLL中VCO控制电压纹波较大,怎么解决?

[复制链接]
发表于 2014-4-3 17:36:12 | 显示全部楼层
回复 10# zyq8211


   增加一阶开销并不大,因为这个极点可以离pll bw较远,然而却能有效的抑制spur
发表于 2014-4-4 09:19:59 | 显示全部楼层
回复 11# rong00i8


   呃, CP过来的还行, 楼主是指VCO kick-back回来的吧?
 楼主| 发表于 2014-4-7 22:22:08 | 显示全部楼层
对的,现增加了一个buffer,但相位噪声下降了很多啊,低频下降7dBc/Hz
发表于 2014-4-8 14:14:08 | 显示全部楼层
lcvco?如何是耦合过来的,一定是relevant frequency,可能是输出的一倍到两倍,不会有影响
发表于 2014-5-24 21:13:08 | 显示全部楼层
gooooooooooooooooooooooood
发表于 2014-5-25 19:39:20 | 显示全部楼层
频率很高吗,如果频率很高加上幅度不大的话,其实对输出的影响应该已经不在你关心的范围以内了
发表于 2015-3-31 10:18:17 | 显示全部楼层
回复 16# fdwd_zhc

频率高到多高算高?输出频率的5倍以上?纹波多大可以接受?几十微伏?
发表于 2015-4-3 15:25:56 | 显示全部楼层
markmarkmark
发表于 2015-4-4 01:24:47 | 显示全部楼层



I don't think this is a problem for you.

If your VCO operate at a designed freq like 2GHz. The coupling to the Vtune node would be 2GHz or 4GHz depending on
you VCO structure. This 2 or 4GHz 7mv swing will not harmful to your VCO.


TULIPBEARRRRRRRRR
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 07:18 , Processed in 0.021277 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表