在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3900|回复: 3

帮忙看看这道数字逻辑的笔试题

[复制链接]
发表于 2011-8-25 10:46:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage.
发表于 2011-8-26 12:05:53 | 显示全部楼层
没说寄存器和门的数量或者总类,你看这样行不行:

module add1(clk,carryin,cstage,carryout,nstage);
input carryin;
input cstage;
input clk;
output carryout;
output nstage;
wire carryout;
wire nstage;
reg carryout_reg;
reg nstage_reg;
always@(posedge clk)
begin
case({carryin,cstage})
    2'b00: {carryout_reg,nstage_reg} <= 00;
    2'b01: {carryout_reg,nstage_reg} <= 01;
    2'b10: {carryout_reg,nstage_reg} <= 01;
    2'b11: {carryout_reg,nstage_reg} <= 10;
default:  {carryout_reg,nstage_reg} <= {carryout_reg,nstage_reg};
endcase
end
assign carryout = carryout_reg;
assign nstage = nstage_reg;
endmodule

附 quartus综合RTL
1.JPG
发表于 2011-8-26 12:06:55 | 显示全部楼层
你这级别不至于问这个问题啊,难道是我想简单了,还是有坑没看到?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 01:29 , Processed in 0.016943 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表