在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
12
返回列表 发新帖
楼主: rengd02

请教关于hvmos的问题

[复制链接]
发表于 2014-2-13 20:05:28 | 显示全部楼层
0.5um 40 DMOS process ??

asyn  => DRAIN 耐高壓
  但SOURCE 和BULK間是低壓 , area 比較小

syn 兩端都能耐

syn hvmos , iso_Nmos 都會比 an 大很多, 還有 VANGUARD 700v process
會讓本來 40v nmos => BV 36v ..最慘的是 isonmos 耐壓掉到 27v ,
一般 FLTBACK都會使用 ISO NMOS + Zener 做 gate clamp , 但是 700V 確因為
ISO NMOS 耐壓不夠會麻煩 ..

LDMOS 則是有分
high side Nmos
Low side NMOS
一般 LDMOS  Rds 比 DMOS 小且 Lmin 比較小那像 40v/5v  HV MOS
Lmin =3um  超大的 ..
好處 gate 耐高壓到 40v ..可以處理INPUT 是高壓信號 (MV 一般 MV   12~60v )

LDMOS 只有 5v 耐壓要擋高壓要串 Ldnmos 靠 drain 擋, 但這樣無法處理INPUT 是高壓信號
還得分壓 ..

700V UHV process 有人熟嗎?
发表于 2014-7-4 22:50:27 | 显示全部楼层
9楼正解。
发表于 2014-7-11 10:19:59 | 显示全部楼层
跟buck/boost没关系,如果source接地,如buck M2就可以用asymmetric,如果一边连高电位,一边是脉冲电位,就用symmetrical就可以了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-29 20:45 , Processed in 0.017810 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表