在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 64|回复: 0

[原创] 相同PCB单板,相同信号的AC电容,为啥反焊盘不同?

[复制链接]
发表于 8 小时前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
高速先生成员--姜杰
高速先生今年写了不少AC耦合电容相关的文章,本来已经有点“审美疲劳”了,但是看到这个案例,还是忍不住再写一篇—— 一方面,这个案例完美展示了反焊盘设计两个基本因素的影响;另一方面,似乎有不少Layout工程师都有类似的困惑……
话说那天早上刚上班,就有人急匆匆的找到高速先生,定睛一看,是近期仿真过的某单板的设计负责人小刘。可是,板子不是刚投出去吗?看着小刘着急忙慌的样子,高速先生有种不太好的预感。
小刘说他设计总结的时候,发现单板上的同一种高速信号的AC耦合电容反焊盘不一样,心里有些没底,需要高速先生帮忙确认。
困惑小刘的两种反焊盘分别长这样:
e2e89df8a60242e19d455c101e83c2ab~tplv-tt-shrink:640:0.jpg

右边是我们常见的AC耦合电容反焊盘,简简单单的矩形。
左边的反焊盘略复杂,但是稍有设计经验的Layout工程师也能看出来,这里是兼容设计,也就是常说的“叠焊盘”。兼容设计需要同时保证多个链路的阻抗连续性,所以反焊盘根据器件的布局进行挖空。
器件布局都不一样,反焊盘不一样不是很正常吗?
35f9d2a1e0f94c0388c3b3f5eaf464ee~tplv-tt-shrink:640:0.jpg

如果只是这个问题,高速先生当然不会写这篇文章啦。小刘的问题显然更有深度:除了大小,为啥这俩反焊盘的挖空层数也不一样呢?板上常规设计AC耦合电容的矩形反焊盘,会比兼容设计的异形反焊盘的挖空层面多了一层?是不是哪里搞错了?
高速先生松了口气,投出去的板子没有问题,小刘的问题是个好问题。
之前的文章介绍过,我们可以把信号路径上的AC耦合电容看作微带线,一段又宽又厚的走线,根据传输线的阻抗理论,线宽越大,铜厚越厚,阻抗就越小。
5b6d480e3a284aeb8e574057bf248b24~tplv-tt-shrink:640:0.jpg

由于AC耦合电容处的阻抗通常比信号走线特征阻抗低,因此需要挖反焊盘来提高阻抗,反焊盘的大小,以及挖空层面的数量,是影响阻抗的两个主要因素。
在回答小刘的问题之前,我们可以看看当前设计走线阻抗控100欧姆时,几种布局方式AC耦合电容的阻抗情况。
常规布局的AC耦合电容(参考第四层GND平面)阻抗96.9欧姆:
8937cbe1552e4fb6822a77487217820d~tplv-tt-shrink:640:0.jpg

兼容设计中的一字布局AC耦合电容阻抗97.6欧姆:
92841171578746db840862c87feeece8~tplv-tt-shrink:640:0.jpg

兼容设计中的常规布局AC耦合电容阻抗98欧姆:
0888a69da4614727975472ee6d40b805~tplv-tt-shrink:640:0.jpg

各种情况下的阻抗都能比较好的优化到97欧姆左右。
为了更清楚的说明问题,高速先生做了个仿真对比:常规设计的AC耦合电容矩形反焊盘比之前少挖空一层,参考L3层GND平面(与兼容设计的电容反焊盘挖空层数保持一致),阻抗瞬间由96.9欧姆跌落至93.1欧姆!
2adb3a12013a408f8952cf80405a1169~tplv-tt-shrink:640:0.jpg

看到常规布局AC耦合电容反焊盘不同挖空层面的阻抗对比,小刘恍然大悟……
问题来了:
本案例中AC耦合电容常规设计与兼容设计的反焊盘挖空层数不一样的原因是什么?

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-23 18:19 , Processed in 0.012056 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表