在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2629|回复: 3

[求助] SMIC18 MIM电容CC寄生特别大(pF量级)是什么原因?

[复制链接]
发表于 2022-3-16 08:43:24 | 显示全部楼层
本帖最后由 l263210280 于 2022-3-16 08:44 编辑

SMIC有时要求MIM和MOM电容用gate level 提取寄生
transistor level 提取的CC很大  不能用

回复 支持 1 反对 0

使用道具 举报

发表于 2022-3-25 15:38:18 | 显示全部楼层


   
kelpait 发表于 2022-3-16 10:09
我尝试用您说的gate level的方式去提取,发现确实小很多,比较正常。我重新查看了手册,发现里面说到“fo ...


这句话大概的意思是,进行层次化抽取时,建议用gate level。层次化的意思是你抽取的网表,跟你schematic各个模块一一对应。与层次化相对的概念是flatten,也就是你抽取的网表直接由管子电阻电容组成,没有subckt,你也找不到schematic对应的模块。

我个人感觉,具体用哪个level,跟工艺厂商的要求或具体工艺制程有关。比如TSMC有些工艺就没有要求,用transistor抽取出来的CC也是合理值,这能说具体工艺具体分析。


回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-23 23:56 , Processed in 0.402159 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表