在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2588|回复: 7

[讨论] 上电复位同步释放问题

[复制链接]
发表于 2023-2-24 17:28:33 | 显示全部楼层
等模块的时钟有了再释放复位,不然时钟都没有释放复位模块也不能工作啊
回复 支持 反对

使用道具 举报

发表于 2023-2-27 14:45:11 | 显示全部楼层


   
maws 发表于 2023-2-25 12:03
那请教一下,逻辑上怎么处理时钟稳定后再释放复位,不知道我这样描述对不对:

   复位源释放复位时,模 ...


是的,实际电路不做复位同步的话可能也是能正常工作的,但是有些设计里面如果存在一些没有复位置位端的寄存器,还是会有风险,再加上一些仿真工具,对于这种先释放复位再使能时钟的情形可能会直接报出寄存器的x态并传播导致后续仿真跑飞,所以一般保险起见都会加打两拍的复位同步模块
回复 支持 1 反对 0

使用道具 举报

发表于 2023-2-27 15:04:54 | 显示全部楼层


   
maws 发表于 2023-2-25 12:03
那请教一下,逻辑上怎么处理时钟稳定后再释放复位,不知道我这样描述对不对:

   复位源释放复位时,模 ...


我看了下我们项目里的时钟模块的设计,有些也是在其他的PLL没lock的时候,PLL的输出就和晶振时钟做个mux,让模块先用晶振时钟去了,等pll lock了再切换到pll输出的时钟,这两种做法都可以吧,主要看模块在pll配置完之前需不需要工作
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-19 18:17 , Processed in 0.013055 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表