在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
[求助] 请教一个SAR ADC的DNL问题  ...2 nihaobuhaoa 2021-1-15 103772 nihaobuhaoa 2021-1-20 09:32
[求助] 如何用spectre rf 的 PSS + Pnoise 仿真来提取PLL的PFD+CP的电流噪声啊?谢谢!  ...2 guang3000 2010-3-18 1716501 摩卡咖啡 2021-1-19 21:55
[求助] 用Calibre做DRC时出现编译错误 日行跬步 2021-1-19 11202 myee 2021-1-19 19:14
[讨论]射频通路有没有办法通过Matlab建模仿真?  ...2 waxmax 2008-12-27 108146 VAEEE 2021-1-19 17:09
ADC SNR matlab code  ...23 ftxhh9 2008-4-15 2013351 auch0311 2021-1-19 16:58
[求助] 56G SerDes里precoding是做什么 fluxay08 2021-1-19 01772 fluxay08 2021-1-19 15:52
[求助] 哪家工艺厂能提供现成的霍尔器件? 第二信使 2021-1-15 71470 第二信使 2021-1-19 15:34
[原创] 多级放大器级联的比较器 466579614 2021-1-18 32064 466579614 2021-1-19 15:24
[求助] calibre DRC的Warnings问题 nothing2199 2021-1-19 01266 nothing2199 2021-1-19 10:23
[求助] 请教一个关于自激振荡起振的问题 小苍 2014-5-29 74554 jxyggg 2021-1-19 10:03
[求助] 虚拟机删除文件后占用空间不变 - [已解决] henubcl 2021-1-18 22279 iloverfic 2021-1-19 09:39
[求助] 请问普通比较器的settingtime怎么测?(不是动态的比较器!!) Sisley2017 2018-6-19 32197 yezii 2021-1-18 23:41
[求助] LDO的设计的难点?  ...23 082835 2012-8-18 2212032 q8097 2021-1-18 20:47
[求助] cadence virtuoso添加新的库不能保存 王大炮 2016-11-2 54782 Chriscz 2021-1-18 19:28
PLL的仿真结果(稳定过程)  ...2 fuyibin 2007-1-13 119524 gaki99 2021-1-18 19:24
[求助] PLL Jitter过大 drrivers 2011-4-21 97732 gaki99 2021-1-18 19:22
[求助] 有關於phase shifter HYFF 2017-2-23 01264 HYFF 2021-1-18 19:21
[讨论] 请问serdes中rj的仿真,一般是tran noise还是pnoise来得到? adcer 2017-12-28 53928 gaki99 2021-1-18 18:46
[求助] 小硕刚进公司做serdes有前途吗  ...2 lindis 2012-10-15 149408 gaki99 2021-1-18 18:43
[求助] 导通角 Ace-cao 2021-1-18 01644 Ace-cao 2021-1-18 17:46
[求助] SAR ADC转换阶段噪声问题 浮木无文 2021-1-18 21870 geo24 2021-1-18 15:02
模拟电路设计的九个级别  ...23456..9 tjumicrosoft 2009-3-9 8224960 Simmons_csy 2021-1-18 14:15
[原创] SC_CMFB全差分运放仿真 新人帖 liangyl 2021-1-18 12184 老尤皮 2021-1-18 11:59
[求助] 关于简单二级运放的电源抑制比问题 user_s 2021-1-16 32715 fly_ma 2021-1-18 09:41
电流舵DAC设计中几个问题  ...2 风在吼 2009-9-28 149617 康康学电路 2021-1-17 20:46
[求助] 谁有BCD 2u36V或者CSMC 2u36V的PDK?急切需要!!!!  ...2 蓝风紫心 2014-1-8 125792 306836621 2021-1-17 14:15
[原创] cadence IC51如何添加pdk xdcy 2021-1-16 13033 余闲人 2021-1-17 13:52
[求助] DC-DC频率补偿 cyydx 2012-11-2 68250 eleven61525157 2021-1-17 13:18
[讨论] 低层次mom电容比高层次的电容小是什么原因? - [悬赏 94 信元资产] typhoon222 2020-11-11 105154 夜冷了 2021-1-16 17:52
[讨论] spectre ac分析 stb分析 pss-pac分析有何不同  ...23 xzhourui 2010-4-4 2320201 mwelite 2021-1-16 16:46
[求助] 用VerilogA建模功能只能保持一个周期是为什么? 我在人间凑人数 2021-1-16 12001 amodaman 2021-1-16 14:01
[求助] DAC中电容阵列的dummy需要接gnd吗? IC和远方 2020-11-19 12052 IC和远方 2021-1-15 22:13
[求助] 无源超高频整流电路的输入功率 背包小食客 2016-12-12 42333 莎琳 2021-1-15 20:55
[求助] cadence .cdsinit可不可以再load一个.cdsinit? - [悬赏 60 信元资产] prayer163 2021-1-15 12584 amodaman 2021-1-15 20:22
[求助] 请问电压控制型DCDC中有需要斜坡补偿的结构么 ddrr 2011-4-30 43099 i0977454522 2021-1-15 17:43
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-14 12:29 , Processed in 0.080556 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块