在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7776|回复: 8

[求助] 一种比较器输入端与信号输入端直接相连的SAR ADC,大家见过吗?

[复制链接]
发表于 2012-7-13 16:05:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位,有哪位学过SAR ADC的大牛见识过电容阵列这么排布、输入信号这么采样的?
输入信号采样时直接接上比较器的输入端,由高位到低位的比较直接依次选择相应的电容端,公式推导的结果是这种结构的SAR ADC比较器的输入端处的寄生电容将会引入相当大的误差。但是现在也不知道其与经典结构相比的好处在哪里,为什么牺牲这么大的误差,为了得到什么?
SARADC.jpg
发表于 2013-6-2 11:26:47 | 显示全部楼层
这种方式采样方式好像叫上极板采样!这种采样方式使电容阵列减少了2^N/2,而且较小了电容再分配时的功耗
发表于 2013-7-29 14:08:23 | 显示全部楼层
2楼正确

上极板采样技术 (区别于常见的下极板采样 ),采样开关必须采用VGS恒定的boost结构。
比较器输入端得寄生电容仅仅影响DAC的 增益误差(是DAC而不是ADC),不影响ADC线性度。
上极板采样技术结合恰当的CDAC  switching 方式,可以降低功耗,简化SAR ADC logic设计,提高速度。

当然,还有二楼说的 电容减半(很多结构可以电容减半 )
发表于 2014-6-28 17:25:10 | 显示全部楼层
good architecture !
发表于 2017-12-7 21:18:20 | 显示全部楼层
一种比较器输入端与信号输入端直接相连的SAR ADC
发表于 2017-12-7 21:23:41 | 显示全部楼层
一种比较器输入端与信号输入端直接相连的SAR ADC
发表于 2018-9-19 17:46:44 | 显示全部楼层
回复 3# mouseliu


   请问您有关于上极板和下极板采样的区别的相关论文介绍吗?
   另外,您说的,寄生电容影响对DAC增益误差,而不是ADC。不是很理解
发表于 2020-12-31 11:57:04 | 显示全部楼层
2,3 楼正确
发表于 2023-7-18 15:12:18 | 显示全部楼层


楼主有没有关于比较器寄生电容太大的论文
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 03:49 , Processed in 0.029195 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表