EETOP 创芯网论坛 (原名:电子顶级开发网)

便捷登录,只需一步

找回密码

  登录   注册  

快捷导航
搜帖子
电子书:《提升芯片实验室验证效率解决方案》|下载有奖:电子打气筒+300信元!
查看: 718|回复: 2

[求助] SCAN中测试覆盖率较低,一般提高测试覆盖率的思路

[复制链接]
发表于 2020-9-7 11:16:26 来自手机 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有帐号?注册

x
测试覆盖率中AU占比百分之十,
导致测试覆盖低,各位前辈能否提供一下提高测试覆盖率的思路
发表于 2020-9-14 21:06:59 | 显示全部楼层
AU中的什么类型?
一般先分析哪种类型占比最大,再看是修改ATPG命令还是修改设计or增加DFT逻辑
比如由于BlackBox引入的就可以尝试RAM-sequencial ATPG;
如果是由于组合逻辑过于复杂而且scan cell比例又很低,就要改design,或加入testpoint
回复 支持 反对

使用道具 举报

发表于 2020-9-16 00:11:11 | 显示全部楼层
可以用ATPG工具分析一下,具体原因,再想办法。
1,可以降低压缩率
2,加入TP
3,减少shadow logic回路。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询 |  EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2020-9-27 19:11 , Processed in 0.053226 second(s), 7 queries , Gzip On, Redis On.

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表