EETOP 创芯网论坛 (原名:电子顶级开发网)

便捷登录,只需一步

找回密码

  登录   注册  

快捷导航
搜帖子
电子书:《提升芯片实验室验证效率解决方案》|下载有奖:电子打气筒+300信元!
查看: 595|回复: 0

[求助] 破解IP核无效该怎么办?

[复制链接]
发表于 2019-12-1 20:42:26 | 显示全部楼层 |阅读模式
20资产











   刚开始安装完64位的quartus之后,尝试使用NCO的ip核,未果。按照网友说法,又安装了32位的版本,这次虽然能正常生成IP核的verilog文件,但是无法使用modelsim对其进行仿真观察。在lreport文件中找到 如下错误:
Error: You did not generate the simulation model files or you generated the IP file using an older version of MegaCore which is not supported by RTL NativeLink Simulation                                            
Error: Regenerate the IP and simulation model files using the latest version of MegaCore for RTL NativeLink Simulation flow to function correctly
提示我未生成仿真模拟文件,但是生成IP核时我选择了生成相应的模拟仿真文件,如果是因为使用过老的IP核版本以致于正常使用RTL仿真的话应该如何解决。本来想着在quartus中调节NCO参数观察相应的环节是否好使,希望有解决的方法。




您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐上一条 /2 下一条

关闭

小黑屋| 关于我们| 联系我们| 在线咨询 |  EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2020-9-25 07:28 , Processed in 0.058247 second(s), 6 queries , Gzip On, Redis On.

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表