在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: atomdust

[原创] 芯片I2C slave将SDA拉低导致SCL不输出问题的解决过程

[复制链接]
发表于 2016-4-28 17:44:31 | 显示全部楼层
2#6#正解
发表于 2016-4-29 09:22:00 | 显示全部楼层
谢谢分享
发表于 2021-3-15 14:33:14 | 显示全部楼层
很好的分享,感谢
发表于 2021-9-16 19:25:55 | 显示全部楼层


haimo 发表于 2016-4-26 10:13
我有一个疑问啊,
“因为I2Cmaster检测到SDA一直被拉低,所以不再输出SCL”,这有什么必然联系吗,sda一直 ...


master通过查看sda是否被拉低来判断bus是否busy中,如果sda一直被拉低,就被误认为有另外一个master在占用bus,这时候就不会驱动自己的scl
发表于 2023-8-6 10:43:25 | 显示全部楼层


这个个人认为也不能说得这么绝对,对SCL和SDA做滤毛刺处理应该就可以解决这个问题了,也不是一定要高速时钟。杰克淡定兄以为如何?欢迎探讨。

毕竟用上高速时钟,功耗又上去了。
发表于 2024-1-26 15:23:01 | 显示全部楼层


andy_weizhou 发表于 2023-8-6 10:43
这个个人认为也不能说得这么绝对,对SCL和SDA做滤毛刺处理应该就可以解决这个问题了,也不是一定要高速时 ...


同意,问题的关键就在这里,低功耗的场景下,可能是个无奈的选择
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 03:34 , Processed in 0.021119 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表